Министерство образования Российской Федерации
МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ
ИМ. Н.Э. БАУМАНА
Отчёт по лабораторной работе №3
По курсу «Схемотехника ЭВМ»
Выполнил
студ. гр. АК5-61 Корольчук А.А.
2008
Цель работы. Изучение принципов построения и практического применения, макетирование и экспериментальные исследования мультиплексоров.
Задание 1. Исследование мультиплексор 74151 в качестве коммутатора цифровых сигналов.
Соберём трёхразрядный счётчик для подачи сигналов на 3 входа элемента 74151. Зададим необходимую нам на выходе с мультиплексора последовательность с помощью подачи сигналов единицы и нуля на информационные входы Di.
Покажем собранную схему на рисунке 1.
Рисунок 1.
Рисунок 2 показывает, что на выходе получена необходимая последовательность.
Рисунок 2.
При увеличении дискретизации временной диаграммы, на ней становятся видны помехи, вызванные задержками переключения разрядов счетчика (см рис. 3).
Рисунок 3.
Для устранения помех введем стробирование. На вход G’ будем подавать сигнал, противоположенный по фазе сигналу, подаваемому на счетный вход счетчика, т. к. этот вход инверсный. Схема и временные диаграммы представлены на рис. 4.
Рисунок 4.
Задание 3. Исследовать ИС 74253 в качестве генератора логической функции четырех аргументов.
Вариант 9. (0, 3, 7, 8, 9, 11, 12, 14, 15).
Получим логическую функцию с помощью карт Веича (рисунок 5)
Рисунок 5.
Полагаем:
A0=x2;
A1=x3;
A2=x4.
Таблица 1
|
№
|
x4
|
x3
|
x2
|
x1
|
0
|
0
|
0
|
0
|
0
|
1
|
1
|
0
|
0
|
0
|
1
|
0
|
2
|
0
|
0
|
1
|
0
|
0
|
3
|
0
|
0
|
1
|
1
|
1
|
4
|
0
|
1
|
0
|
0
|
0
|
5
|
0
|
1
|
0
|
1
|
0
|
6
|
0
|
1
|
1
|
0
|
0
|
7
|
0
|
1
|
1
|
1
|
1
|
8
|
1
|
0
|
0
|
0
|
1
|
9
|
1
|
0
|
0
|
1
|
1
|
10
|
1
|
0
|
1
|
0
|
0
|
11
|
1
|
0
|
1
|
1
|
1
|
12
|
1
|
1
|
0
|
0
|
1
|
13
|
1
|
1
|
0
|
1
|
0
|
14
|
1
|
1
|
1
|
0
|
1
|
15
|
1
|
1
|
1
|
1
|
1
|

|
Для реализации зависимости выходной функции от x1, будем подавать на адресные входы мультиплексора следующие сигналы (в соответствии с таблицей 1).
D0=;
D1=х1;
D2=0;
D3= х1;
D4=1;
D5= х1;
D6=;
D7=1.
|
Схема требуемой и ее временная диаграмма, изображены на рисунках 6, 7.
Рисунок 6.
Рисунок 7.
Схема генерирует требуемую последовательность сигналов.
Задание 4. Исследование ИС 74353 в качестве стробируемого коммутатора цифровых импульсов.
Схема подключения мультиплексора представлена на рис.8. Временные диаграммы, иллюстрирующие его работу, изображены на рис. 9.
Рисунок 8.
Рисунок 9.
Стробирование мультиплексора осуществляется за счёт подключения к входу 1G’ инверсного выхода генераторов синхроимпульсов.
Задание 5. Построение мультиплксора 8à1 на базе сдвоенного мультиплексора 4à1 74253.
Первые восемь тактов счетного сигнала работает 1-й мультиплексор (q2=0), следующие восемь тактов работает 2-й мультиплексор (q2=1). Схема и временные диаграммы на рис.10.